File Download

There are no files associated with this item.

  • Find it @ UNIST can give you direct access to the published full text of this article. (UNISTARs only)
Related Researcher

김재준

Kim, Jae Joon
Circuits & Systems Design Lab.
Read More

Views & Downloads

Detailed Information

Cited time in webofscience Cited time in scopus
Metadata Downloads

Full metadata record

DC Field Value Language
dc.contributor.assignee 울산과학기술원 -
dc.contributor.author 김재준 -
dc.contributor.author 최수빈 -
dc.date.accessioned 2024-01-23T20:05:59Z -
dc.date.application 2015-01-08 -
dc.date.available 2024-01-23T20:05:59Z -
dc.date.registration 2016-09-21 -
dc.description.abstract CDS 회로가 제공되며, 제 1 전원(VDD)에 제1단이 연결된 제 1 스위치, 제1단이 제 1 스위치의 제2단과 연결되는 제 1 저항, 제 1 전원이 인가되며, 마이너스 입력단이 제 1 저항의 제2단 및 제 2 저항의 제1단과 연결되고, 플러스 입력단이 제 2 전원(VCM)에 연결되는 OP 앰프, 제1단이 제 1 저항의 제2단 및 OP 앰프의 마이너스 입력단 사이에 연결되고, 제2단이 OP 앰프의 출력단에 연결되는 제 2 저항을 포함한다. -
dc.identifier.patentApplicationNumber 10-2015-0002482 -
dc.identifier.patentRegistrationNumber 10-1660403 -
dc.identifier.uri https://scholarworks.unist.ac.kr/handle/201301/71304 -
dc.title.alternative CORRELATION DOUBLE SAMPLING CIRCUIT -
dc.title CDS 회로 -
dc.type Patent -
dc.publisher.country KO -
dc.type.iprs 특허 -

qrcode

Items in Repository are protected by copyright, with all rights reserved, unless otherwise indicated.